现有1K*8,1K*4芯片以及逻辑门电路路若干,存储器容量2K*8.选择最少的合适的芯片实现存储器扩展并画出存储器扩展

计算机组成原理第4章练习题_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
文档贡献者
评价文档:
计算机组成原理第4章练习题
把文档贴到Blog、BBS或个人站等:
普通尺寸(450*500pix)
较大尺寸(630*500pix)
大小:201.00KB
登录百度文库,专享文档复制特权,财富值每天免费拿!
你可能喜欢计算机组成第五章习题_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
计算机组成第五章习题
I​T​业
阅读已结束,如果下载本文需要使用
想免费下载本文?
把文档贴到Blog、BBS或个人站等:
普通尺寸(450*500pix)
较大尺寸(630*500pix)
你可能喜欢2006年4月“计算机组成原理”串讲资料(8) 我的学习网
贵 州 学 习 网
  5、提高存储器工作速度的技术主要有芯片技术和结构技术。   【答案】:   芯片技术:(1)快速页式动态存储器(fpm&dram)存储器的下一次访问可以利用上一次访问的行地址,这样就可以减少两次输入地址带来的访问延迟。(2)增强数据输出存储器(edo&dram)与fpm&dram相似,增加了一个数据锁存器,并采用不同的控制逻辑连接到芯片的数据驱动电路中以提高数据传输速率。(3)同步型动态存储器芯片(sdram),芯片在系统时钟控制下进行数据的读出与写入。(4)相联存储器是一种按内容访问的存储器,每个存储单元有匹配电路,可用于cache中查找数据,整个存储器阵列同时进行数据的匹配操作。   结构技术:(1)增加存储器的数据宽度:将存储器的位宽展到多个字的宽度以增加同时访问的数据量,从而提高数据访问的吞吐率。(2)采用多体交叉存储器:由多个相互独立、容量相同的存储体构成的存储器,每个存储体独立工作,读写操作重叠进行,从而提高数据访问的速度。   6、虚拟存储器中,页面的大小不能太小,也不能太大,为什么?   【答案】:   虚拟存储器中,页面如果太小,虚拟存储器中包贪的页面个数就会过多,使得页表的体积过大,页表本身占据的存储空间过大,操作速度将变慢;当页面太大时,虚拟存储器中的页面个数会变少,由于主存的容量比虚拟存储器的容量少,主存中的页面个数会更少,每一次页面装入的时间会变长,每当需要装入新的页面时,速度会变慢。所以在虚拟存储器中如果页面的大小太大或太小,都会影响访存速度。   四、设计题目:   历年真题:   (2000年)1.用16k×8存储芯片构成64kb存储器,请画出逻辑图,并注明地址线.数据线.片选线.读写控制线等。(6分)   (2001年)2.(15分)用&1k&×&4&片的存储芯片构成一个&4k&×&8&的存储器,地址线&a15——a0(低),双向数据线&d7——d0&we&控制读写,&ce为片选输入端。画出芯片级逻辑图,注明各种信号线,列出片选逻辑式。   【分析】:用1k×4位/片的存储芯片构成一个4k×8的存储器,所需的芯片数量为:(4k×8)/(1&k×4)=8片,每两片作为一组共4组,每组内采用位扩展法组成一个1k×8的模块,4个1k×8的模块按字扩展法构成4k×8的存储器。此存储器的容量为4kb,需12位地址,选用all-a0作为地址线,a12-a15不用,各芯片的容量均为1k,需10位地址,用a9-a0向每个芯片提供地址,al0、all通过一个2-4译码器对4个模块进行选择,每个输出控制一个模块内的两个芯片,各个模块的片选控制信号对应的输入分别为:00、01、10,11,所有作为所有芯片的读写控制信号,d7-d0为8条数据线。   【答案】:   各片选信号的逻辑式为:   (2002年)2.(15分)用2k×4位/片的ram存储芯片构成一个8kb的存储器,地址总线为a15(高位)~a0(低位),数据总线d7(高位)~d0(低位),控制读写。请写出片选逻辑式,画出芯片级逻辑图,注意各信号线。   【分析】:用2k×4位/片的ram存储芯片构成一个8kb(8k×8位)的存储器,所需的芯片数量为:(8k×8)/(2k×4)=8片,每两片作为一组共4组,每组内采用位扩展法组成一个2k×8的模块,4个2kx8的模块按字扩展法构成8k×8的存储器,即8kb的存储器。此存储器的容量为8kb,需13位地址(213=8k),选用a12-a0作为地址线,a13,a14a15不用,各芯片的容量均为2k,需11位地址,用a10~a0向每个芯片提供地址,all,&a12通过一个2-4译码器对4个模块进行选择,每个输出控制一个模块内的两个芯片,各个模块的片选控制信号cs对应的输入分别为:00,01、10,&11,&作为所有芯片的读写控制信号,d7-d0为8条数据线。   【答案】:   (2003年)33.(15分)用&4k&×&8&位&/&片的&sram&存储器芯片设计一个&16k&×&16&位的存储器。已知地址总线为&a15&~&a0(低),双向数据总线为&d15&~&d0(低),读写控制信号为&。请画出该存储器逻辑图,注明各种信号线,列出各片选逻辑式。   (2004年)33.用&2k&×&16&位&/&片的&sram&存储器芯片设计一个&8k&×&32&位的存储器,已知地址总线为&a15&~&a0(低),数据总线&d31&~&d0(低),&为读写控制信号。请画出该存储器芯片级逻辑图,注明各种信号线,列出片选信号逻辑式。   (2005年)33.用64×4位/片的sram存储器芯片设计一个总容量为256字节存储器,cpu地址总线为a15~a0(低),双向数据总线d7~d0(低),读写控制信号为&,芯片的片选控制信号为&。请写出片选信号逻辑式,绘出该存储器逻辑框图,注明各信号线。   由上可见每年考题基本一样,同学要注意的是:①&地址线条数的计算,多少条片内地址线,多少条片选,多少条空闲。②&不要漏掉控制线。③&画图注意布局,要规整、清晰,在演算纸上画好后再画道试卷上。/
第4章&指令系统   一、名词解释:   历年真题:   2001年   3.堆栈:数据的写入写出不需要地址,按先进后出的顺序读取数据的存储区。&   4.立即寻址方式:操作数直接在指令中给出。   六年以来就考了这2个名称解释,而且近4年都没有考,所以第四章的名称解释不是考试的重点,这里给大家列出了名词解释大家要熟悉一下,这都是本章的基本概念,有利于做选择题、改错题和填空题。   1.指令系统:计算机中各种指令的集合,它反映了计算机硬件具备的基本功能。
  2.计算机指令:计算机硬件能识别并能直接执行操作的命令,描述一个基本操作。   3.指令编码:将指令分成操作码和操作数地址码的几个字段来编码。
本文共19页: 第
责任编辑:gzu521
本类相关文章:
自考成考分类
分类推荐信息
大类最新文章有一个16K*16位的存储器,由1K*4位的DRAM芯片构成,画出存储体的组成框图_百度知道
有一个16K*16位的存储器,由1K*4位的DRAM芯片构成,画出存储体的组成框图
形成32位的数据宽度,根据该储存容量大小一共需要16位地址线(可以根据储存容量除以数据宽度来确定),即选择各组输出的32位数据按大小来看,将每四块分为一组,一共需要16块DRAM芯片,然后将高2位作为组片选信号。将地址线的低14位作为全部DRAM芯片的地址
某公司设计部部长
其他类似问题
为您推荐:
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁某机主存储器有16位地址,字长8位. ,用1K *4位的RAM芯片构成该存储器,需多少片芯片,并给出过程_百度知道
某机主存储器有16位地址,字长8位. ,用1K *4位的RAM芯片构成该存储器,需多少片芯片,并给出过程
提问者采纳
说明一共有2^16个存储单元(2^16&#47.字长8位;1024)*(8&#47.两片1K*4位的RAM扩展后可以相当于一片1K*8位的RAM。有16位地址,说明一共是2^16个字节的存储空间;4)=128片
其他类似问题
为您推荐:
其他1条回答
即64K*8位:(64K*8位)*(1K*4位)=2048个芯片该存储器的地址总线是16位。所需芯片的总数为,那么他能访问2^16个存储单元:16-10=6。芯片选择线为
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁}

我要回帖

更多关于 非门电路 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信