菜鸟求助fpga问题 为什么d一直fpga 输出高阻为0

有关sysgen中LFSR的问题(菜鸟求助) - System Generator及DSP算法 - OpenHW技术社区
后使用快捷导航没有帐号?
查看: 2955|回复: 5
有关sysgen中LFSR的问题(菜鸟求助)
主题帖子积分
新手上路, 积分 13, 距离下一级还需 37 积分
新手上路, 积分 13, 距离下一级还需 37 积分
LFSR中两个结构及其XOR、XNOR具体是什么作用?书中所讲,不甚明白。还有生成多项世、初始状态都应如何设置?我设置出来的怎么和simulink中实现的(参数相同)不一样啊?
小弟在此特加入一个例子,以便大侠指正。其中上面的simulink,与下面的sysgen想实现同样功能,但仿真结果不同,请大侠指教一下,哪里搞错了。
13:46 上传
点击文件名下载附件
8.84 KB, 下载次数: 13
主题帖子积分
高级会员, 积分 995, 距离下一级还需 5 积分
高级会员, 积分 995, 距离下一级还需 5 积分
RE:有关sysgen中LFSR的问题(菜鸟求助)
打开这个网址看看有没有你要的
http://tgoogle.xilinx.com/search?getfields=*&numgm=5&filter=0&proxystylesheet=xilinx&client=xilinx&site=EntireSite&btnG=Google+Search&output=xml_no_dtd&sort=date%3aD%3aL%3ad1&ie=UTF-8&oe=UTF-8&requiredfields=-status:archive&q=LFSR&submit2.x=14&submit2.y=12&submit2=Search&lang2search=
主题帖子积分
新手上路, 积分 13, 距离下一级还需 37 积分
新手上路, 积分 13, 距离下一级还需 37 积分
RE:有关sysgen中LFSR的问题(菜鸟求助)
RE2楼:打不开啊。
主题帖子积分
高级会员, 积分 995, 距离下一级还需 5 积分
高级会员, 积分 995, 距离下一级还需 5 积分
RE:有关sysgen中LFSR的问题(菜鸟求助)
你在xilinx主页
http://www.xilinx.com/
在Search中输入LFSR就行
主题帖子积分
新手上路, 积分 13, 距离下一级还需 37 积分
新手上路, 积分 13, 距离下一级还需 37 积分
RE:有关sysgen中LFSR的问题(菜鸟求助)
大概是我的网有问题吧,上不去,不过还是多谢您的关注。usereguide和大学计划的两本书我都看了,但具体使用问题的讲解甚是不人性化,对我这种“赤贫”的菜鸟来说,漏洞有点多。
主题帖子积分
高级会员, 积分 995, 距离下一级还需 5 积分
高级会员, 积分 995, 距离下一级还需 5 积分
RE:有关sysgen中LFSR的问题(菜鸟求助)
你可以去网上看看FPGA的书,找找做DSP的,看看有没有滤波器的例子。合适的买本学学,这方面的资料还是蛮多的。
站长推荐 /2
本书的设计与讲解由浅入深,对于ASIC设计工程师来说,本书是一本常好的自学教材,既适合高年级本科生作为教材,也适合研究生年的课程需求。作为本科生和研究的数字系统设计知识和计算机组织结构知识的补充,本书也很有价值。
解答问题数量第1位的小伙伴,可以获得社区提供的 电饭煲 1个。
解答问题第2名-第4名的小伙伴,可以获得懒人手机支架 3个
所有按照要求参与解决问题活动的小伙伴中随机抽取5名幸运参与者,赠送一个麦香杯
联系电话: 3-8062
Powered byFPGA系统工程师需要学什么东西?_百度知道
FPGA系统工程师需要学什么东西?
想要成为FPGA系统工程师需要掌握哪些知识?
我有更好的答案
我常年担任多个有关FPGA学习研讨的QQ群管理员,长期以来很多新入群的菜鸟们总是在重复的问一些非常简单但是又让新手困惑不解的问题。作为管理员经常要给这些菜鸟们普及基础知识,但是非常不幸的是很多菜鸟怀着一种浮躁的心态来学习FPGA,总是急于求成。再加上国内大量有关FPGA的垃圾教材的误导,所以很多菜鸟始终无法入门。为什么大量的人会觉得FPGA难学?作为著名FPGA提供商Altera授权的金牌培训师,本管理员决心开贴来详细讲一下菜鸟觉得FPGA难学的几大原因。1、不熟悉FPGA的内部结构,不了解可编程逻辑器件的基本原理。FPGA为什么是可以编程的?恐怕很多菜鸟不知道,他们也不想知道。因为他们觉得这是无关紧要的。他们潜意识的认为可编程嘛,肯定就是像写软件一样啦。软件编程的思想根深蒂固,看到Verilog或者VHDL就像看到C语言或者其它软件编程语言一样。一条条的读,一条条的分析。如果这些菜鸟们始终拒绝去了解为什么FPGA是可以编程的,不去了解FPGA的内部结构,要想学会FPGA恐怕是天方夜谭。虽然现在EDA软件已经非常先进,像写软件那样照猫画虎也能综合出点东西,但也许只有天知道EDA软件最后综合出来的到底是什么。也许点个灯,跑个马还行。这样就是为什么很多菜鸟学了N久以后依然是一个菜鸟的原因。那么FPGA为什么是可以“编程”的呢?首先来了解一下什么叫“程”。启示“程”只不过是一堆具有一定含义的01编码而已。编程,其实就是编写这些01编码。只不过我们现在有了很多开发工具,通常都不是直接编写这些01编码,而是以高级语言的形式来编写,最后由开发工具转换为这种01编码而已。对于软件编程而言,处理器会有一个专门的译码电路逐条把这些01编码翻译为各种控制信号,然后控制其内部的电路完成一个个的运算或者是其它操作。所以软件是一条一条的读,因为软件的操作是一步一步完成的。而FPGA得可编程,本质也是依靠这些01编码实现其功能的改变,但不同的是FPGA之所以可以完成不同的功能,不是依靠像软件那样将01编码翻译出来再去控制一个运算电路,FPGA里面没有这些东西。FPGA内部主要三块:可编程的逻辑单元、可编程的连线和可编程的IO模块。可编程的逻辑单元是什么?其基本结构某种存储器(SRAM、FLASH等)制成的4输入或6输入1输出地“真值表”加上一个D触发器构成。任何一个4输入1输出组合逻辑电路,都有一张对应的“真值表”,同样的如果用这么一个存储器制成的4输入1输出地“真值表”,只需要修改其“真值表”内部值就可以等效出任意4输入1输出的组合逻辑。这些“真值表”内部值是什么?就是那些01编码而已。如果要实现时序逻辑电路怎么办?这不又D触发器嘛,任何的时序逻辑都可以转换为组合逻辑+D触发器来完成。但这毕竟只实现了4输入1输出的逻辑电路而已,通常逻辑电路的规模那是相当的大哦。那怎么办呢?这个时候就需要用到可编程连线了。在这些连线上有很多用存储器控制的链接点,通过改写对应存储器的值就可以确定哪些线是连上的而哪些线是断开的。者就可以把很多可编程逻辑单元组合起来形成大型的逻辑电路。最后就是可编程的IO,这其实是FPGA作为芯片级使用必须要注意的。任何芯片都必然有输入引脚和输出引脚。有可编程的IO可以任意的定义某个非专用引脚(FPGA中有专门的非用户可使用的测试、下载用引脚)为输入还是输出,还可以对IO的电平标准进行设置。总归一句话,FPGA之所以可编程是因为可以通过特殊的01代码制作成一张张“真值表”,并将这些“真值表”组合起来以实现大规模的逻辑功能。不了解FPGA内部结构,就不能明白最终代码如何变到FPGA里面去的。也就无法深入的了解如何能够充分运用FPGA。现在的FPGA,不单单是有前面讲的那三块,还有很多专用的硬件功能单元,如何利用好这些单元实现复杂的逻辑电路设计,是从菜鸟迈向高手的路上必须要克服的障碍。而这一切,还是必须先从了解FPGA内部逻辑及其工作原理做起。2、错误理解HDL语言,怎么看都看不出硬件结构。HDL语言的英语全称是:Hardware Description Language,注意这个单词Description,而不是Design。老外为什么要用Description这个词而不是Design呢?因为HDL确实不是用用来设计硬件的,而仅仅是用来描述硬件的。描述这个词精确地反映了HDL语言的本质,HDL语言不过是已知硬件电路的文本表现形式而已,只是将以后的电路用文本的形式描述出来而已。而在编写语言之前,硬件电路应该已经被设计出来了。语言只不过是将这种设计转化为文字表达形式而已。但是很多人就不理解了,既然硬件都已经被设计出来了,直接拿去制作部就完了,为什么还要转化为文字表达形式再通过EDA工具这些麻烦的流程呢?其实这就是很多菜鸟没有了解设计的抽象层次的问题,任何设计包括什么服装、机械、广告设计都有一个抽象层次的问题。就拿广告设计来说吧,最初的设计也许就是一个概念,设计出这个概念也是就是一个点子而已,离最终拍成广告还差得很远。硬件设计也是有不同的抽象层次,没一个层次都需要设计。最高的抽象层次为算法级、然后依次是体系结构级、寄存器传输级、门级、物理版图级。使用HDL的好处在于我们已经设计好了一个寄存器传输级的电路,那么用HDL描述以后转化为文本的形式,剩下的向更低层次的转换就可以让EDA工具去做了,者就大大的降低了工作量。这就是可综合的概念,也就是说在对这一抽象层次上硬件单元进行描述可以被EDA工具理解并转化为底层的门级电路或其他结构的电路。在FPGA设计中,就是在将这以抽象层级的意见描述成HDL语言,就可以通过FPGA开发软件转化为问题1中所述的FPGA内部逻辑功能实现形式。HDL也可以描述更高的抽象层级如算法级或者是体系结构级,但目前受限于EDA软件的发展,EDA软件还无法理解这么高的抽象层次,所以HDL描述这样抽象层级是无法被转化为较低的抽象层级的,这也就是所谓的不可综合。所以在阅读或编写HDL语言,尤其是可综合的HDL,不应该看到的是语言本身,而是要看到语言背后所对应的硬件电路结构。如果看到的HDL始终是一条条的代码,那么这种人永远摆脱不了菜鸟的宿命。假如哪一天看到的代码不再是一行行的代码而是一块一块的硬件模块,那么恭喜脱离了菜鸟的级别,进入不那么菜的鸟级别。3、FPGA本身不算什么,一切皆在FPGA之外这一点恐怕也是很多学FPGA的菜鸟最难理解的地方。FPGA是给谁用的?很多学校解释为给学微电子专业或者集成电路设计专业的学生用的,其实这不过是很多学校受资金限制,卖不起专业的集成电路设计工具而用FPGA工具替代而已。其实FPGA是给设计电子系统的工程师使用的。这些工程师通常是使用已有的芯片搭配在一起完成一个电子设备,如基站、机顶盒、视频监控设备等。当现有芯片无法满足系统的需求时,就需要用FPGA来快速的定义一个能用的芯片。前面说了,FPGA里面无法就是一些“真值表”、触发器、各种连线以及一些硬件资源,电子系统工程师使用FPGA进行设计时无非就是考虑如何将这些以后资源组合起来实现一定的逻辑功能而已,而不必像IC设计工程师那样一直要关注到最后芯片是不是能够被制造出来。本质上和利用现有芯片组合成不同的电子系统没有区别,只是需要关注更底层的资源而已。要想把FPGA用起来还是简单的,因为无法就是那些资源,在理解了前面两点再搞个实验板,跑跑实验,做点简单的东西是可以的。而真正要把FPGA用好,那光懂点FPGA知识就远远不够了。因为最终要让FPGA里面的资源如何组合,实现何种功能才能满足系统的需要,那就需要懂得更多更广泛的知识。目前FPGA的应用主要是三个方向:第一个方向,也是传统方向主要用于通信设备的高速接口电路设计,这一方向主要是用FPGA处理高速接口的协议,并完成高速的数据收发和交换。这类应用通常要求采用具备高速收发接口的FPGA,同时要求设计者懂得高速接口电路设计和高速数字电路板级设计,具备EMC/EMI设计知识,以及较好的模拟电路基础,需要解决在高速收发过程中产生的信号完整性问题。FPGA最初以及到目前最广的应用就是在通信领域,一方面通信领域需要高速的通信协议处理方式,另一方面通信协议随时在修改,非常不适合做成专门的芯片。因此能够灵活改变功能的FPGA就成为首选。到目前为止FPGA的一半以上的应用也是在通信行业。第二个方向,可以称为数字信号处理方向或者数学计算方向,因为很大程度上这一方向已经大大超出了信号处理的范畴。例如早就在2006年就听说老美将FPGA用于金融数据分析,后来又见到有将FPGA用于医学数据分析的案例。在这一方向要求FPGA设计者有一定的数学功底,能够理解并改进较为复杂的数学算法,并利用FPGA内部的各种资源使之能够变为实际的运算电路。目前真正投入实用的还是在通信领域的无线信号处理、信道编解码以及图像信号处理等领域,其它领域的研究正在开展中,之所以没有大量实用的主要原因还是因为学金融的、学医学的不了解这玩意。不过最近发现欧美有很多电子工程、计算机类的博士转入到金融行业,开展金融信号处理,相信随着转入的人增加,FPGA在其它领域的数学计算功能会更好的发挥出来,而我也有意做一些这些方面的研究。不过国内学金融的、学医的恐怕连数学都很少用到,就不用说用FPGA来帮助他们完成数学运算了,这个问题只有再议了。第三个方向就是所谓的SOPC方向,其实严格意义上来说这个已经在FPGA设计的范畴之内,只不过是利用FPGA这个平台搭建的一个嵌入式系统的底层硬件环境,然后设计者主要是在上面进行嵌入式软件开发而已。设计对于FPGA本身的设计时相当少的。但如果涉及到需要在FPGA做专门的算法加速,实际上需要用到第二个方向的知识,而如果需要设计专用的接口电路则需要用到第一个方向的知识。就目前SOPC方向发展其实远不如第一和第二个方向,其主要原因是因为SOPC以FPGA为主,或者是在FPGA内部的资源实现一个“软”的处理器,或者是在FPGA内部嵌入一个处理器核。但大多数的嵌入式设计却是以软件为核心,以现有的硬件发展情况来看,多数情况下的接口都已经标准化,并不需要那么大的FPGA逻辑资源去设计太过复杂的接口。而且就目前看来SOPC相关的开发工具还非常的不完善,以ARM为代表的各类嵌入式处理器开发工具却早已深入人心,大多数以ARM为核心的SOC芯片提供了大多数标准的接口,大量成系列的单片机/嵌入式处理器提供了相关行业所需要的硬件加速电路,需要专门定制硬件场合确实很少。通常是在一些特种行业才会在这方面有非常迫切的需求。即使目前Xilinx将ARM的硬核加入到FPGA里面,相信目前的情况不会有太大改观,不要忘了很多老掉牙的8位单片机还在嵌入式领域混呢,嵌入式主要不是靠硬件的差异而更多的是靠软件的差异来体现价值的。我曾经看好的是cypress的Psoc这一想法。和SOPC系列不同,Psoc的思想史载SOC芯片里面去嵌入那么一小块FPGA,那这样其实可以满足嵌入式的那些微小的硬件接口差异,比如某个运用需要4个USB,而通常的处理器不会提供那么多,就可以用这么一块FPGA来提供多的USB接口。而另一种运用需要6个UART,也可以用同样的方法完成。对于嵌入式设计公司来说他们只需要备货一种芯片,就可以满足这些设计中各种微小的差异变化。其主要的差异化仍然是通过软件来完成。但目前cypress过于封闭,如果其采用ARM作为处理器内核,借助其完整的工具链。同时开放IP合作,让大量的第三方为它提供IP设计,其实是很有希望的。但目前cypress的日子怕不太好过,Psoc的思想也不知道何时能够发光。4、数字逻辑知识是根本。无论是FPGA的哪个方向,都离不开数字逻辑知识的支撑。FPGA说白了是一种实现数字逻辑的方式而已。如果连最基本的数字逻辑的知识都有问题,学习FPGA的愿望只是空中楼阁而已。而这,恰恰是很多菜鸟最不愿意去面对的问题。数字逻辑是任何电子电气类专业的专业基础知识,也是必须要学好的一门课。很多人无非是学习了,考个试,完了。如果不能将数字逻辑知识烂熟于心,养成良好的设计习惯,学FPGA到最后仍然是雾里看花水中望月,始终是一场空的。 以上四条只是我目前总结菜鸟们在学习FPGA时所最容易跑偏的地方,FPGA的学习其实就像学习围棋一样,学会如何在棋盘上落子很容易,成为一位高手却是难上加难。要真成为李昌镐那样的神一般的选手,除了靠刻苦专研,恐怕还确实得要一点天赋。
采纳率:46%
1、硕士研究生或以上学历2、电子工程、半导体物理与器件、微电子学或相关专业;3、了解数字集成电路设计流程;4、熟悉VHDL/Verilog语言进行电路设计;5、熟悉用Xilinx、Altera的FPGA实现或验证数字集成电路设计的流程;6、熟悉逻辑综合的概念和相关工具;7、熟悉电路网表向FPGA映射的原理流程,并熟练使用相关的工具;8、两年以上大规模数字集成电路设计方面的相关经验;9、至少有两次以上将芯片的RTL设计映射到FPGA上并成功实现其系统仿真的经验;10、有扎实的无线通信理论基础,精通无线通信物理层的技术。
土豆网搜索fpga有很多有用视频资料
这个资料不错,可以了解一下
1条折叠回答
为您推荐:
其他类似问题
您可能关注的内容
系统工程师的相关知识
换一换
回答问题,赢新手礼包
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。让优秀成为一种习惯!
FPGA学习笔记一(数码管显示)
重新开始学习FPGA,希望能够通过一个暑假的努力提高自己的水平。基础还是非常重要的,所以我决定重新开始学。
先从数码管显示开始.
下面开始试验:
【实验内容】:数码管显示0~9,a~g一共16个字符,用4位二进制数作为控制输入。因为2^4==16,是吧~所以足够了。
【特别注意】:数码管显示程序编写的时候要注意所选用的数码管是共阴极的还是共阳极的,可以查看数据手册,如图所示,显而易见我用的是共阳极的。所以P34,P33,P32。,P26四个引脚作为数码管的位选输出端,0时有效(这里是PNP型BJT,attention!)
刚开始显示的效果很简单。明天增强效果~
【每天进步一点点,让优秀成为一种习惯!】
没有更多推荐了,fpga吧-百度贴吧
签到排名:今日本吧第个签到,
本吧因你更精彩,明天继续来努力!
本吧排名:
本吧签到人数:110
可签7级以上的吧50个
本月漏签0次!
成为超级会员,赠送8张补签卡
连续签到:天&&累计签到:天
超级会员单次开通12个月以上,赠送连续签到卡3张
研究生毕业设计,希望有个大神教一下,做有关滤波器的,有偿,谢谢
哪位大佬有Quartus II 6.0的软件,求分享!
资料:冈萨雷斯数字图像处理MATLAB版.中文版(第二版),需要的留下邮箱。 图像边缘检测算法体验步骤(Phot
交通灯设计有大神会吗
帮忙做一份设计。 设计一个有64个停车位的停车场。 要求:(1)8X8点阵表示64个车位,灯亮表示该车位为
有没有会做FPGA的2ASK的调制与解调设计?
挂个骗子,果然贴吧里的商人一个都不能信。
有没有会做基于2psk的调制解调器设计的不
有人会用fpga脉冲计数器和spi与单片机通信吗
至芯科技作为全国最专业的FPGA人才培养基地,Altera ATPP (Altera Training Partner Program) 主力成员,长期从事Altera
有需要的同学,给我留邮箱,免费发放!
谁有至芯科技fpga的培训资料?求分享
i5的笔记本,五年了,还能用吗?想装个13.1自己试试。
大神们,谁对altera 的伪双端ram IP核了解,我怎么一直存不进去数据?
有需要的请留邮箱,或者加qq:
我有至芯科技FPGA就业班培训书,可以共享(内部人) 你懂得 留QQ邮箱
新手,求大神推荐个开发板
查看手册看到MDC的时钟是通过配置寄存器来分频hostclk实现的,但是找不到这个寄存器的地址,有大神知道
求FPGA中文芯片资料,想先系统的了解下,看英文太慢了
分频时钟产生电路 内容及要求 完成7分频电路。 (1)将输入时钟进行7分频; (2)工作时钟1 (3)分频信号点亮LE
带读写控制信号的存储器verilog代码 module ram(din,cs,address,wr,rd,dout); output [4:0] input [2:0] input [4:0]
各位吧友: 大家好,本人在至芯科技论坛会定期更新学习或者资料分享,电子发烧友有FPGA学习交流专栏文
基于fpga的电子密码锁设计,有程序 不会仿真,要六张仿真图 ,有偿
使用的是Quartus Prime 17.1
求大神告知,vhdl语言将50MHZ分频为12MHZ的程序代码,可酬谢
跪求QuartusⅡ9.0,好人一生平安。
不包含在always里边的语句,执行顺序是怎么样的
求助一个问题,quartus功能放着 有AD转换,还有数码管显示,请问这怎么功能仿真,可以连外设一块仿真?
有做期末考卷的么?有偿
FPGA开发板芯片:Cyclone 4 E EP4CE115F29C7 基本驱动和代码有,目前处于不知道如何配置VGA部分(连接电脑使用
请问always语句块外边的语句。执行顺序是怎么样的,
如题,在14.1中找不到MegaWizard,有人说在IP Catalog中能找到,可是我打不开这个IP Catalog ……点击没反应,有
基于FPGA的实时时钟设计 http://www.fpgaw.com/forum.php?mod=viewthread&tid=105485&amp (出处: fpga论坛|fpga设计论坛)
毕设题目是基于OpenVX的卷积算法及FPGA实现,我现在已经设计好了好了各个模块但是用modelsim仿真发现读取
萌新报道,有没有老哥给我讲一下fgpa方面的就业前景和工资待遇吗?我现在大三要升大四,准备入行这方
使用FPGA核心板外接其他电路,比如按键或者led灯时,为什么都需要接上4.7k电阻?
学习配置fpga之经验教训 本模块在设计过程中有如下几个要点,请使用者注意: 1. CPU的启动必须不依赖于FP
安装时出现这个怎么办啊
求一个会安装quartus 2的老哥 我现在做毕设 真的需要帮忙 别删我贴 有偿的 不是白安装 谢谢了
就大神解答,在线等,急~
FPGA的开发板上按键的数量不够,仿真的时候应该怎么控制看仿真结果呢?
兄弟姐妹们能帮忙指点下原理图嘛,不知道它们是如何工作的,明后天答辩我是不是要凉了
大三下学期快结束,现在学习fpga到毕业了能找到这方面的工作吗?本人还是比较喜欢这门课的。在图书馆
大佬们,教员布置的作业,是15年的电子竞赛题,频率计的设计。 原题是40m晶振,频率计范围1hz到100mhz。
你可能感兴趣的吧...
发贴红色标题
签到六倍经验
兑换本吧会员
赠送补签卡1张,获得
助攻总额: 43W
贴吧热议榜
发表后自动分享本贴
使用签名档&帖子很冷清,卤煮很失落!求安慰
手机签到经验翻倍!快来扫一扫!
菜鸟求助关于 RAID0的问题。。请大侠们指点迷经啦!!
335浏览 / 12回复
1.本人现在用的是1.5T,现在想组个RAID0,想再买一块1.5T,请问这两块组到一起的容量是多少?raid0支持1.5T的组吗?
2. 还有就是。。我用的有大量数据,做了RAID0硬盘数据会全部丢失,我想请问下各位大侠,有没有什么能解决这个问题的捷径。。前提是节约成本的情况下。。
3.组什么样的raid最好?最实惠?请各位大侠给套方案,本人对这方面一窍不通。。
4.如果我买了两块640g的硬盘组raid0,那么。。组完raid0以后,我的1.5T硬盘可以和我组的 raid0公用嘛?会有影响嘛??
麻烦各位大侠了。。请多多指教。。
沙发没人抢啊。。。郁闷。。。
对&第1楼&SINGO&说:=========================我知道的也不多,只能说一点点了。两个1.5T的组成RAID0后,容量是3T,不过只要一块坏了,数据就完了。因为数据是同时写在两块硬盘上,所以任何一块都不能出问题。RAID1正好相反。
组 RAID 0&& 是 高速 没沉余 的&&&& 速度快 而且 1.5+1.5 TB&&在RAID 0 下是3TB 不会有沉余容量 - -但一块硬盘挂了 你的整个系统就没了&& - -一般很少硬盘坏的
需要 容量 一样的N块硬盘才可以组RAID&&&&&&牌子 其它参数 不知道 要不要求 统一
http://baike.baidu.com/view/7102.htm
有兴趣来学习- -||&&
怎么有人 枪 板凳啊..................................................
对&第2楼&青莲谪仙人&说:=========================谢谢大侠指点。。。RAID1是不是安全性能提升,但是速度没有什么提升呢?可以这么理解吗?
首先看主板支不支持,其次如果是A系板的话,劝你还免了,A系组陈列性能根本没有提升
对&第3楼&星仔Il&说:=========================谢谢仁兄。。想组raid0,但是数据又成问题,不能为了一个raid0多浪费钱买一块硬盘啊。。。是吧?
1、3T,支持
2、借个硬盘先转移数据,组好后再转回来
3、raid0最实惠
4、没有影响
对&第7楼&SINGO&说:=========================- -&&白菜&&惊醒我了- -||&&&&&&&&&&要看 主板的支持 - -||&&&&
一般支持 RAID 磁盘阵列 都支持 RAID 0&&RAID 1&& RAID 5&& RAID 10
RAID 1&& 是 两块 硬盘 完全当一块硬盘使用&& 另外一块是 backup 的- - 100%的浪费 有些BIOS里有说明 不过是全英文的- - look up dictionary 吧- -||
如果你的主板 支持 RAID 5&&最好用 这个阵列&& 具体说明 查 这里 http://baike.baidu.com/view/7102.htm
大概意思是&&又提速 又沉余 - -|| 不错 效果 只有 RAID 1和RAID 0 的一半
我家的HA02 支持 RAID 0&& 1&&5 - -||
但我穷- -买不起硬盘- -||
raid0,是高性能冗余
对&第6楼&电脑白菜价&说:=========================我用的是X58的板子,华硕p6t se 应该没啥问题吧。。i7 920
对&第8楼&电脑白菜价&说:=========================兄台。。够精辟。。明白了。。除了借硬盘没有别的方法了吗?大概有1T的东西需要转。。还有个小小的问题请教下大侠。。。ghost硬盘镜像,支持1.5t的硬盘吗?
用户名/注册邮箱/注册手机号
其他第三方号登录}

我要回帖

更多关于 fpga输出正弦波 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信