fpga 不通过PHYfpga芯片介绍 如何连接网络变压器

后使用快捷导航没有帐号?
请完成以下验证码
查看: 6459|回复: 17
88E1111连接不上
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
大家好,我使用88E1111的PHY芯片,然后接RJ45接口。PHY硬件配置都在PCB上连好。但是,上电后,插上网线与计算机连接,却连不上,网口灯也不亮。请问这一般是什么问题?
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
您好,我最近在调试网口的时候遇到了和你一样的问题,想向您请教一下,电压驱动和电流驱动的RJ45怎么样区 ...
电流驱动的,内部网络变压器中心抽头是直接通过电容接地的;而电压驱动中心抽头是要接电压的。我用的halo公司的HFJ11系列的,不过这个价格挺高的,你可以去网上商城选便宜的用。
HALO的太TM贵了,我买的一个125RMB&
在线时间369 小时
威望4233分
芯币8493枚
E金币280枚
TA的帖子TA的资源
楼主,你描述的算比较清楚了。
88E1111 是 10/100/1000 可选的,不知道你是要让他在什么模式下工作
模式不一样,tx rx clk不一样的奥
的先确认clk,
再插拔的时候肯定会有包蹦出来的
再用chipscope/signaltap 看FPGA报文
的一步一步来,FPGA是个白盒,一切皆可见
MicroPython中文社区
http://www.micro-python.com/forum.php
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
楼主,你描述的算比较清楚了。
88E1111 是 10/100/1000 可选的,不知道你是要让他在什么模式下工作
你好,我选用的是1000Base-T,GMII,外部给芯片的晶振是正常的25M时钟,TX_clk测得是2.5M的,RX_clk测得为125M。这两个引脚有输出的话是否说明88E1111这个芯片实际是工作的?那为什么插上网线后没有任何反应?那些LED输出引脚全为高电平?
在线时间369 小时
威望4233分
芯币8493枚
E金币280枚
TA的帖子TA的资源
手册上说:TX_CLK provides a 25Mhz, 2.5MHhz, or 0 Mhz clock during 1000Mbps,
如果你的 TX_CLK 是2.5MHz, 就是10Mbase, 如果你要工作在1000MBase,这个输出应该是0MHz,
(100MBase的时候,这个clk是不用的。)
可你的RX_CLK是125MHz, 就是1000M Base
你GTX_CLK多少啊,送125MHz 了吗
MicroPython中文社区
http://www.micro-python.com/forum.php
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
手册上说:TX_CLK provides a 25Mhz, 2.5MHhz, or 0 Mhz clock during 1000Mbps,
如果你的 TX_CLK 是2.5 ...
我记得上午测的rc_clk和GTX_clk都是125M,下午再测,发现这两个都为高电平了。。。另外,我觉得,网线插到RJ45上没反应,应该是物理层没连接,应该和88E1111与FPGA之间的通信没有任何关系吧?
在线时间197 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 102, 距离下一级还需 98 积分
一粒金砂(中级), 积分 102, 距离下一级还需 98 积分
看看网口和PHY连接,PHY是电压驱动型
网口和PHY连接经检查是对应的,没有问题啊。。电压驱动型PHY有什么特殊要求吗?&
在线时间369 小时
威望4233分
芯币8493枚
E金币280枚
TA的帖子TA的资源
楼主,有空看看
-- PHY的&&LED_LINK都是什么状态,
-- PHY寄存器的值
在插网线之后 和 放置 一段时间后, 他们有事什么状态
MicroPython中文社区
http://www.micro-python.com/forum.php
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
楼主,有空看看
-- PHY的&&LED_LINK都是什么状态,
-- PHY寄存器的值
在插网线之后 和 放置 一段时 ...
--PHY的LED_LINK输出全为高电平
--PHY的寄存器除外部硬件配置外,没做任何其他配置
--经检查RJ45和PHY芯片的连接是对应的,没连接错
--电压、晶振也没有问题
--刚上电时,LED——link灯会闪一下,然后马上灭掉
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
看看网口和PHY连接,PHY是电压驱动型
网口和PHY连接经检查是对应的,没有问题啊。。电压驱动型PHY有什么特殊要求吗?
在线时间2 小时
TA的帖子TA的资源
一粒金砂(初级), 积分 2, 距离下一级还需 3 积分
一粒金砂(初级), 积分 2, 距离下一级还需 3 积分
你的88E1111调试好了没?
好了,是RJ45的问题。88E1111是电压驱动型的芯片,而我之前用的内部集成网络变压器的RJ45是电流驱动的,所以不通。抱歉没有及时在这里回复大家!&
<p id="rate_946" onmouseover="showTip(this)" tip="赞一个!&威望 + 2 分
芯币 + 2 枚
" class="mtn mbn">
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
你的88E1111调试好了没?
好了,是RJ45的问题。88E1111是电压驱动型的芯片,而我之前用的内部集成网络变压器的RJ45是电流驱动的,所以不通。抱歉没有及时在这里回复大家!
在线时间3 小时
TA的帖子TA的资源
一粒金砂(初级), 积分 4, 距离下一级还需 1 积分
一粒金砂(初级), 积分 4, 距离下一级还需 1 积分
好了,是RJ45的问题。88E1111是电压驱动型的芯片,而我之前用的内部集成网络变压器的RJ45是电流驱动的, ...
您好,我最近在调试网口的时候遇到了和你一样的问题,想向您请教一下,电压驱动和电流驱动的RJ45怎么样区别,您买的电压驱动的RJ45型号是多少啊,谢谢。
电流驱动的,内部网络变压器中心抽头是直接通过电容接地的;而电压驱动中心抽头是要接电压的。我用的halo公司的HFJ11系列的,不过这个价格挺高的,你可以去网上商城选便宜的用。&
在线时间197 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 102, 距离下一级还需 98 积分
一粒金砂(中级), 积分 102, 距离下一级还需 98 积分
电流驱动的,内部网络变压器中心抽头是直接通过电容接地的;而电压驱动中心抽头是要接电压的。我用的halo ...
HALO的太TM贵了,我买的一个125RMB
在线时间34 小时
TA的帖子TA的资源
一粒金砂(初级), 积分 4, 距离下一级还需 1 积分
一粒金砂(初级), 积分 4, 距离下一级还需 1 积分
你好,我最近也在调试这款芯片,出现同样的问题,RJ45使用的是HR911130C,不知是不是这个电口的原因呢?谢谢
HR911130C也是一款电流驱动的RJ45,换一个电压驱动的&
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
你好,我最近也在调试这款芯片,出现同样的问题,RJ45使用的是HR911130C,不知是不是这个电口的原因呢?谢 ...
HR911130C也是一款电流驱动的RJ45,换一个电压驱动的
在线时间0 小时
TA的帖子TA的资源
一粒金砂(初级), 积分 2, 距离下一级还需 3 积分
一粒金砂(初级), 积分 2, 距离下一级还需 3 积分
电流驱动的,内部网络变压器中心抽头是直接通过电容接地的;而电压驱动中心抽头是要接电压的。我用的halo ...
您好,看了帖子,有个问题需要讨论或者更正。楼主说电流型驱动的网络变压器中心抽头是直接通过电容接地的,而电压型驱动中心抽头是要接电压的,但是我查到的资料显示,正好相反,而且在halo系列的资料中显示也是如此,在88E1111给的推荐原理图中用的BEL_T-23也是中心抽头接电压的,是否我理解的正确的?那么我想麻烦楼主想问问楼主实现功能的halo系列的网络变压器的中心抽头是接地还是接电压的呢?
(193.2 KB, 下载次数: 1)
23:50 上传
halo器件表
(127.35 KB, 下载次数: 0)
23:50 上传
halo器件表
(126.27 KB, 下载次数: 0)
23:50 上传
推荐原理图
这个我之前看到的时候也存在这样的疑问,但我上网查了大量资料后,发现大部分中文介绍的RJ45驱动都是电压型接电压,电流型接电容;但英文资料都是恰恰相反的,是电压型接电容,电流型接电压。对于88E1111来说,是需&
在线时间140 小时
TA的帖子TA的资源
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
一粒金砂(中级), 积分 22, 距离下一级还需 178 积分
您好,看了帖子,有个问题需要讨论或者更正。楼主说电流型驱动的网络变压器中心抽头是直接通过电容接地的 ...
这个我之前看到的时候也存在这样的疑问,但我上网查了大量资料后,发现大部分中文介绍的RJ45驱动都是电压型接电压,电流型接电容;但英文资料都是恰恰相反的,是电压型接电容,电流型接电压。对于88E1111来说,是需要中间抽头接电压的。
EEWORLD 官方微信
Powered by采用中档FPGA设计面向PCI Express系统的解决方案
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
基于ISA(工业标准架构)总线的首个扩展卡最初在1978年问世,由于要求提升系统整体性能,MCA(微通道架构)等总线系统或是扩展的ISA总线随后也相继出现。鉴于数据通道宽度(主要是8或16位)和总线架构的速度问题,许多标准都限制了带宽。此外,万一错误配置了总线,很难确定差错在哪里,因此调试这个系统时就会遇到各种问题。根据这些旧的总线标准的经验,新的标准PCI(外设部件互连)最终得以确定。本文将探讨PCI标准的局限性,以及下一代PCI Express是如何以节约成本的方式得以实现的。为了克服旧标准的上述局限,1992年人们建立了PCI。其目的是构建一个更高带宽的标准,有即插即用功能和更稳健的协议。PCI协议支持差错校验,通过与计算机的BIOS(基本输入输出系统)通信实现即插即用功能,并通过标准的控制/状态软件接口就地址范围或PCI插卡功能等信息进行交换。如果出现地址范围重叠等差错,计算机本身可以提供一些反馈。一个基本的32位33MHz的PCI系统,可支持的传输速率高达132MBps。但是,这个架构也有一些限制因素。总线是单向的(发起方和被请求的目标设备不能在同一时间进行通信),且几个卡要共享一条总线。如果一张卡正在传输数据,所有其他的可访问总线的部件必须等待。此外,在系统中无法处理PCI带宽的低性能卡将进行“重试”请求,以确保有更多时间来处理数据。这就大大降低了整个系统的带宽。PCI的另一个限制是各种应用对所需求带宽不断增加,特别是在视频、通信和总线领域。图1列出的一些应用,已经接近或超过了理论上的PCI带宽132MBps。图1:各种应用的带宽需求对比理论上PCI提供的132MBps。 PCI还有其他一些缺点,如限制只能有5个部件访问总线。由于PCI总线特殊的无端接总线的反射,电路板的设计也更加困难。数据路径宽度为32或64位的并行线也对时序有苛刻的要求。 根据以往经验,PCI-SIG(PCI特别兴趣小组)与行业内的领先公司合作,定义了PCI的下一代标准。新标准最初被称为3G IO(第三代输入输出),后来改名为大家熟悉的PCI Express。PCI Express的首个规范于2002年4月公布,其解决了原有PCI标准的所有限制因素。为了克服无端接的大量并行总线并增加带宽,PCI Express转变为运行速率2.5Gbps的串行链路,提供两个方向同时进行的2Gbps的原始数据率。为了满足更高的带宽要求,规范允许使用几个并行的“通道”。因此对于目前计算机的低带宽应用,有很多x1和x4通道;对于有高带宽的要求,例如显卡,则有x16的插槽。由于PCI Express规范使用基于层的协议,类似于OSI的层次模型,它很容易改变物理层和保留上层协议。这种做法已被最近发布的PCI Express 2.0规范所采纳,使得链路速度高达5Gbps。然而,大多数新的设计开始仍然是基于PCI Express 1.1版本的2.5Gbps。 一个PCI Express系统可以用几个部件组成。所有的系统都需要有一个根联合体(Root Complex)对整个系统进行管理。交换设备(Switch)是用来将几个卡连接到另一个PCI Express链路,“端设备”则代表了用户应用。桥接是端设备的特殊形式,可以将旧的PCI应用连接至PCI Express总线。FPGA主要用于端设备或桥接应用。在PCI Express应用中FPGA起着重要的作用,主要有三种设计方法:*PCI-Express至PCI桥和FPGA *外部的PCI-Express PHY和FPGA *PCI-Express的PHY集成在FPGA之中第一种使用PCI-Express至PCI桥的方法,优点是可以重用旧的PCI设计,但由于额外的桥接单元,成本很高。在桥和FPGA之间,这个应用仍然被PCI的缺点所限制,在成本方面处于不利地位。 图2A和2B 当仅需纯粹的PCI Express接口,而不需要其它逻辑时,外部的PCI Express PHY和FPGA(图2A)相结合可能极具吸引力。利用被称为PIPE的并行接口,PCI Express PHY可以连接到FPGA。虽然PIPE接口被认为是一个标准,但不同厂商在实现方面有着细微的差别,因此物理层芯片就不容易互换。此外,工业级的外部PCI Express PHY芯片也不太容易买到,要不就是价格昂贵。此外,许多应用程序使用领先的器件,可用的领先的PCI Express PHY芯片也是很有限的。
因此,如果只有一个PCI Express接口链路,而且在FPGA中只要少量的额外逻辑(除了温度范围的限制,以及可用的领先器件),这种做法颇有意义。对于所有其他应用,最好是考虑一个整合的解决方案,如图2B所示。
您的昵称:
美国的游客
(您将以游客身份发表,请 | )
Express是什么?
Express,Express是什么? 通过电子工程专辑网站专业编辑提供Express的最新相关信息,掌握最新的Express的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
PCI是什么?
PCI,PCI是什么? 通过电子工程专辑网站专业编辑提供PCI的最新相关信息,掌握最新的PCI的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
express是什么?
express,express是什么? 通过电子工程专辑网站专业编辑提供express的最新相关信息,掌握最新的express的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
pci是什么?
pci,pci是什么? 通过电子工程专辑网站专业编辑提供pci的最新相关信息,掌握最新的pci的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
中档FPGA是什么?
中档FPGA,中档FPGA是什么? 通过电子工程专辑网站专业编辑提供中档FPGA的最新相关信息,掌握最新的中档FPGA的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
新添订阅功能,提供全面快捷的资讯服务!
关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”
访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码
5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。
新版社区已上线,旧版论坛、博客将停用
1、为防数据丢失,旧版论坛、博客不再接受发帖;
2、老用户只需重设密码,即可直接登录新平台;
3、新版博客将于8月底完美归来,敬请期待;
4、全新论坛、问答,体验升级、手机阅读更方便。
推荐到论坛,赢取4积分博主最新文章
博主热门文章
您举报文章:
举报原因:
原文地址:
原因补充:
(最多只允许输入30个字)就是通过一个USB3300芯片 一端通过PHY连接FPGA 另一端通过 usb口连接PC或其他 通过P_百度知道
就是通过一个USB3300芯片 一端通过PHY连接FPGA 另一端通过 usb口连接PC或其他 通过P
就是通过一个USB3300芯片 一端通过PHY连接FPGA
另一端通过 usb口连接PC或其他
通过PHY连接FPGA需要在FPGA内部写这个协议实现连接 我想知道这个程序要实现那些功能 哪些又是 usb3300 这个芯片自动完成的 不需要通过程序
我有更好的答案
通常出现这种设计的时候,都是用USB PHY来验证usb ip,以保证tape out时候的正确,如果是这样的话,是不需要你去写这个协议的,因为这个协议加phy就整个USB 2.0的IC方案了,要搞定这个usb2.0可不是件容易的事;通常是买USB2.0的ip来解决。之所以需要usb phy是因为它是模拟的,FPGA无法实现模拟验证。至于这个USB3300实现哪些功能看它的spec是最清楚的,有一部分数字的,大部分是模拟的。
来自:求助得到的回答
采纳率:49%
为您推荐:
其他类似问题
您可能关注的内容
fpga的相关知识
&#xe675;换一换
回答问题,赢新手礼包&#xe6b9;
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。转贴:调试PHY芯片遇到一个问_嵌入式吧_百度贴吧【fpga吧】_百度贴吧
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&签到排名:今日本吧第个签到,本吧因你更精彩,明天继续来努力!
本吧签到人数:0成为超级会员,使用一键签到本月漏签0次!成为超级会员,赠送8张补签卡连续签到:天&&累计签到:天超级会员单次开通12个月以上,赠送连续签到卡3张
关注:13,460贴子:
转贴:调试PHY芯片遇到一个问_嵌入式吧_百度贴吧收藏
我现在用的是xilinx系列的一个板卡,上面没有PHY芯片,所以我自行设计了一个扩展板,上面焊接有RJ-45网口和RTL8201CP的PHY芯片,当然上面还有其他的一系列电阻电容.利用的是xilinx上面的FMC连接器.现在焊接完成了,然后一直进行测试,测试的过程虽然很艰难,但还是基本调通了,用PC想xilinx FPGA板发送ping命令,是可以实现的.但现在唯一的一个遗留问题就是,在接收数据的时候,接收的时钟(PHY提供)rx_clk 是25Mhz,在该时钟的上升沿或者下降沿rx_data(3:0)为接收的数据,在多数情况下,随着rx_clk 触发沿的降临,rx_data(3:0) 传输半个字节的数据,但是事实上通过chipscope仿真软件的观察,大部分的数据接收都是正确的,也有的时候出现错误:如下图从图中大概可以看到,rx_data1 由F变成C的过程中竟然多了一个过渡的数据,可以看到,这是因为rx_data(0) 没有及时跟着rx_clk 的触发沿翻转导致的,而rx_data(3),rx_data(2),rx_data(1)则及时的翻转.经过多次的数据观测,这种情况出现的频率并不低,(只要出现这种情况,数据接收必然失真),而且某些情况下,rx_data(3),rx_data(2),rx_data(1) 也会出现翻转不及时.在ping测试过程中,有些时候测试不成功可能就是因为上面所讲的问题.这个原因是什么导致的呢?会不会是PHY芯片内部的问题.如果是PHY芯片内部的问题,但很多时候数据的接收都是没问题的.还是焊接的原因呢?最大的疑惑就是这种异常状况并非一直出现,大部分时间是好的?希望大家给我提供一点思路吧,我在这里谢谢了.调试PHY芯片遇到一个问_嵌入式吧_百度贴吧内容来自:
开发宝专注于fpga开发服务,行业精英工程师随您挑选!快来免费发布项目需求吧!fpga开发外包服务要选靠谱的电子研发众包平台-开发宝,10万+的电子研发人才.
转的时候格式弄乱了。。
应该是时序问题,是否PCB走线上以及FPGA内部都做了严格的时序约束?
登录百度帐号}

我要回帖

更多关于 fpga芯片选型 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信