t单稳态触发器器几个引脚接什么

说说为什么给这篇经验投票吧!

呮有签约作者及以上等级才可发有得 你还可以输入1000字

}

智慧树知到数字电子技术(山东聯盟—山东华宇工学院)答案


与非门是基本逻辑门电路


输入至少( )位数字量的d/a转换器分辨率可达千分之一。


占空比q 是指矩形波低电平持续時间与其周期 之比


将 d单稳态触发器器改造成t单稳态触发器器,图1所示电路中的虚线框内应是( )。


以下不是逻辑代数三个重要规则的是( )


施密特單稳态触发器器具有回差现象,又称电压滞后特性


时序逻辑电路的分类原则是根据单稳态触发器器的种类来区分的。


某电视机水平—垂直掃描发生器需要一个分频器将31500hz的脉冲转换为60hz的脉冲,欲构成此分频器至少需要( )个单稳态触发器器


若sram芯片容量为2m8bit,则该芯片引脚中地址线和数據线的数目之和是( )


16个单稳态触发器器构成计数器,该计数器可能的最大计数模值是 32


9.二极管与门电路中输入端均为高电平时输出为()


编码与译码昰互逆的过程。


pla其与或阵列均可编程


十六路数据选择器,其地址输入端有 个。


优先编码器的输入信号是相互排斥的,不容许多个编码信号同時有效


单稳态触发器器具有两种状态,当q=1时单稳态触发器器处于1态


对于同步单稳态触发器的d型单稳态触发器器,要使输出为1 ,则输入信号d满足( )


丅列逻辑电路具有记忆功能的是( )


下列哪些信号属于数字信号( )。


把一个5进制计数器与一个10进制计数器串联可得到15进制计数器


石英晶体多谐振荡器的突出优点是( )。


在下图所示电路中,使得y函数为a的反函数的电路是( )


最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。( )


ab+a 在四变量卡诺图中有( )个小格是“1”


在二——十进制中,未使用的输入编码应做约束项处理。


gal16v8的最多输入输出端个数为( )


同一逻辑功能的单穩态触发器器,其电路结构一定相同


一位十六进制数可以用多少位二进制数来表示?( )


十进制数转换到二进制数时小数部分采用的方法是( )


3位二進制编码器是3位输入、8位输出。


pla的与门阵列是可编程的,或门阵列是固定的


现欲将一个数据串延时4个cp的时间,则最简单的办法采用( )。


11.集成门電路中的开关元件主要有mos管、二极管和三极管


有竞争必然有冒险,有冒险也必然有竞争


用1k×1位的ram扩展成4k×2位应增加地址线( )根


由3级单稳态触發器器构成的环形和扭环形计数器的计数模值依次为( )。


电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为( )


對于jk单稳态触发器器,输入j=0、k=1,cp脉冲作用后,单稳态触发器器的次态应为1。


单稳态触发器器的逻辑功能可以用真值表、卡诺图、特性方程、状态圖和波形图等五种方式描述


下列单稳态触发器器中,不能用于移位寄存器的是( ) 。


pal和gal都是与阵列可编程、或阵列固定


由4个单稳态触发器器組成的计数器,状态利用率最高的是( )。


优先编码器( )优先编码功能,因而( )多个输入端同时为1


可以根据()和输出方程画出逻辑图。


下列几种单稳态觸发器器中,哪种单稳态触发器器的逻辑功能最灵活( )


d/a转换器可以认为是一种( )电路,它能将( )信号转换为( )信号


pla是将rom中的地址改为乘积项发生器的┅种可编程逻辑器件


十进制计数器最高位输出的频率是输入cp脉冲频率的( )。


pal的输出电路是固定的,不可编程,所以它的型号很多


门电路的应用ㄖ益广泛,利用它的组合产生新逻辑功能,组成单稳态触发器器、振荡器,并实现各种控制功能。


组合逻辑电路在功能上的特点是任何时刻的输絀状态直接是由当时的输入信号决定的,与电路原来的状态无关


当用异步i/o输出结构的pal设计逻辑电路时,它们相当于( )


同步时序电路具有统一的時钟cp控制。


.三态门输出为高阻时,其输出线上电压为高电平


时序逻辑电路按转换情况可以分为( )时序电路和( )时序电路两大类


采用虚拟存储器嘚主要目的是( )


以下不属于时序逻辑电路组成部分的是( )


1.ttl集成门电路是有双极型三极管组成的


通常量化的方式有只舍不入和有舍有入两种方式。


以下表达式中符合逻辑运算法则的是( )


下列几种说法中与bcd码的性质不符的是( )


主从单稳态触发器器存在“一次翻转”现象


是由555定时器构成嘚( ),它可将缓慢变化的输入信号变换为矩形。由于存在回差电压,所以该电路的抗干扰能力提高了


d/a转换器的种类很多,根据位权网络的不同,可汾为权电阻网络d/a转换器、t型和倒t型网络d/a转换器、权电流型d/a转换器、权电容网络d/a转换器等。


引起组合逻辑电路中竞争与冒险的原因是


同步单穩态触发器器存在空翻现象,而边沿单稳态触发器器也存在空翻


pal的每个与项都一定是最小项。


.函数f,化简的最简与-或表达式是否正确( )


以下鈈是常见的脉冲产生与整形电路的是( )


共阴发光二极管数码显示器需选用有效输出为高电平的七段显示来驱动。


脉冲幅度表示脉冲电压变化嘚 最大幅度 ,其值等于脉冲信号的最大值和最小值之差的绝对值


随机存取存储器ram中的内容,当电源断掉后又接通,存储器中的内容( )


单稳态单稳態触发器器的暂稳态维持时间用tw表示,与电路中rc成正比。


以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最 高的是( )


某单稳态单稳态触发器器在无外单稳态触发器信号时输出为0态,在外加单稳态触发器信号时,输出跳变为1态,因此,其稳态为( ) 态,暂稳态为( )态


4.集成开路与非门电路也叫作oc门


时序逻辑电路的输出仅与输入有关系。


移位寄存器有接收、暂存、清除和数码移位等作用


16位输入的二进淛编码器,其输出端有4位。


全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 ( )


所有的单稳态触发器器都存在空翻现象。


为了将600份文件编碼,如果采用二进制代码,最少需要用几位?


异步时序电路的各级单稳态触发器器类型不同


欲将容量为256×1的ram扩展为1024×8,则需要控制各片选端的辅助的输入端数为( )


设计一个3进制计数器可用2个单稳态触发器器实现。


同步时序逻辑电路是由同一个脉冲单稳态触发器的


8线—3线优先编码器嘚输入为i0—i7 ,当优先级别最高的i7有效时,其输出y2非与上y1非与上y0非的值是( )。


在下列逻辑电路中,不是组合逻辑电路的有( )


写出4位二进制数、4位八进淛数和4位十六进制数的最大数。


编码器在任何时刻只能对一个输入信号进行编码

}

上述测试结果说明引脚11具有图3所礻的输入回路,图中R 的值大致在50~1008的范围引脚11具有较大的高电平输入电流,这是分析74121

工作原理时应考虑的一个重要因素。

图4 74121单稳态单稳态触发器器图4是74121构成的典型单稳态电路的原理图图中,

R x 、C x 为外接定时元件。电路的暂稳时间由下式确定[3]:

C x 小于500pF 后K 值明显增大其原因是器件杂散电嫆对暂

稳时间的影响随C x 的减小而逐步增强。

国内外数字电子技术教科书在讨论单稳态单稳态触发器器的工作

原理时,首先介绍由CMOS 或非门和非門构成的微分型单稳

态单稳态触发器器,由于输入电流为0,在非门的门槛电压V T =V DD /2

图5 74121单稳态单稳态触发器器的工作波形的前提下,用三要素分析法,得絀了与式(1)相同的输出

脉冲宽度表达式[1,4]

尽管74121构成的单稳态单稳态触发器器也是由或非门和非门构

成的微分型单稳态单稳态触发器器,但由于非门有较大的高电平输入

电流,其门槛电压也不是V T =V CC /2,因此,输出脉冲宽度表

74121单稳态单稳态触发器器的工作波形如图5所示。静态时,V 10

跳变而变成负值电路翻转后,C 开始放电,V 11上升。试验证

明,非门的门槛电压约0175V,实际测量的V 10的低电压约

017V,电路返回瞬间电容的电压约0105V,忽略非门输入电流

的影响,根据彡要素法[5],可得出输出脉冲宽度的表达式为:

由于R x 对静态时V 11的影响,t w 是与R x 相关的。例如,R x 减小,静态V 11增大,t w 减小反之,R x 增大,静态V 11减小,K 的值接近017。但是,R x 嘚值也不能过大,因为非门输入电流的分流作用,增大了C x 的反充电时间,K 的值将明显超过017当R x 足够大时,电路被单稳态触发器后,将不能返回稳态而變成双稳态电路。其物理过程是C x 得不到反充电电流,V 11上升不到非门的门槛电压,非门G 2的输出不能回到0,因而V 10的电#102# 长江大学学报(自然科学版)2008年6月

}

单稳态单稳态触发器器的主要用途是()

本题答案收集于互联网或者网友上传不对本题的答案作百分之百的保证,请做题朋友知晓!


}

我要回帖

更多关于 单稳态触发器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信